इंटेल ow विलो कोव ’सीपीयू कोर archit रॉकेट लेक’ के लिए 14nm माइक्रोऑर्किटेक्चर पर

हार्डवेयर / इंटेल ow विलो कोव ’सीपीयू कोर archit रॉकेट लेक’ के लिए 14nm माइक्रोऑर्किटेक्चर पर 3 मिनट पढ़ा

इंटेल



इंटेल लगभग पांच वर्षों के अंतराल के बाद वास्तव में नए सीपीयू कोर डिजाइन को लाने का प्रयास कर रहा है। हालाँकि, ऐसा प्रतीत होता है कि 10nm के साथ कंपनी की चुनौतियाँ इसके डिज़ाइन और परिनियोजन विकल्पों को काफी सीमित कर सकती हैं। इंटेल का नया माइक्रोआर्किटेक्चर, जिसे आंतरिक रूप से 'विलो कोर' कहा जाता है, बस एक पुराने माइक्रोआर्किटेक्चर का एक रूपांतर हो सकता है, एक विश्वसनीय स्रोत से एक ट्वीट इंगित करता है।

इंटेल के 'सनी कोर' को जल्द ही नए 'विलो कोव' सीपीयू कोर द्वारा सफल बनाया जाएगा। जोड़ने की जरूरत नहीं है, अगली पीढ़ी के इंटेल सीपीयू के लिए यह नया माइक्रोआर्किटेक्चर एक बड़ा मील का पत्थर माना जाता है। वास्तव में, इंटेल विलो कोव सीपीयू डिजाइन कंपनी का पहला वास्तविक सीपीयू कोर डिजाइन होगा जो 5 साल के करीब होगा। हालांकि, बजाय आत्मविश्वास के साथ आगे बढ़ने के लिए सीपीयू मरने के आकार में अगले विकासवादी कदम , कंपनी है केवल मरने के आकार की पुरानी पीढ़ी को अनुकूलित करने का प्रयास



सरल शब्दों में, इंटेल की कोशिश की और परीक्षण के साथ खेलने का प्रयास कर रहा है, लेकिन इसके बजाय अप्रचलित 14nm उत्पादन प्रक्रिया 10nm निर्माण प्रक्रिया पर आगे बढ़ रहा है । जबकि यह ध्यान रखना महत्वपूर्ण है इंटेल स्पष्ट रूप से नई निर्माण तकनीकों में बदलाव से संबंधित कई मुद्दों से जूझ रहा है , इसका मुख्य प्रतिद्वंद्वी पहले से ही बहुत अधिक उन्नत निर्माण प्रक्रिया पर चला गया है, जिसमें सिलिकॉन मरने के आकार को काफी कम किया गया है।



इंटेल एक 14nm माइक्रोआर्किटेक्चर पर 'विलो कोव' सीपीयू को अपनाने के लिए काम कर रहा है?

यद्यपि विलो कोव सीपीयू कोर डिज़ाइन सनी कोव को सफल करता है, लेकिन ऐसा प्रतीत होता है कि इंटेल 14 एनएम माइक्रोआर्किटेक्चर पर विलो कोव सीपीयू कोर को अनुकूलित करने के लिए काम कर रहा है। इंटेल का सनी कोर सीपीयू माइक्रोआर्किटेक्चर 10 एनएम 'आइस लेक' माइक्रोआर्किटेक्चर में लागू किया गया है। इसके अतिरिक्त, विलो कोर सीपीयू माइक्रोआर्किटेक्चर के 10 एनएम + 'टाइगर लेक' सीपीयू के साथ पहली फिल्म की उम्मीद थी। लेकिन ऐसा लगता है कि कम से कम निकट भविष्य में ऐसा नहीं हो सकता है।



एक बहुत लोकप्रिय और कथित तौर पर विश्वसनीय ट्विटर यूजर, ट्विटर हैंडल @chiakokhua के साथ, कुछ उच्च तकनीकी दस्तावेजों की समझ बनाने का प्रयास किया। सीपीयू माइक्रोआर्किटेक्चर समाचार के बारे में एक सिद्ध ट्रैक रिकॉर्ड के साथ एक सेवानिवृत्त वीएलएसआई इंजीनियर ट्विटर उपयोगकर्ता का दावा है कि 'रॉकेट लेक' अनिवार्य रूप से 'टाइगर झील' का 14 एनएम अनुकूलन है। इसके अलावा, सीपीयू की इस नई पीढ़ी पर iGPU में काफी कमी आई है। जाहिरा तौर पर, इंटेल ने बड़े सीपीयू कोर के लिए जगह बनाने के लिए डिज़ाइन पसंद किया। दूसरे शब्दों में, 10nm डो साइज़ पर चलने में इंटेल की अक्षमता कंपनी को कुछ प्रतिकूल डिजाइन विकल्प लेने के लिए मजबूर कर रही है।



'रॉकेट लेक-एस' पर Gen12 iGPU में केवल 32 निष्पादन इकाइयाँ (EU) होंगी। जोड़ने की जरूरत नहीं, यह टाइगर लेक सीपीयू की तुलना में असाधारण रूप से कम है। 96 ईयू के साथ, टाइगर लेक सीपीयू में तीन गुना शक्ति है। संयोग से, 'रॉकेट लेक' भी पारंपरिक एसवीआईडी ​​वीआरएम आर्किटेक्चर के साथ 'टाइगर लेक' के FIVR (पूरी तरह से एकीकृत वोल्टेज विनियमन) की जगह लेती है। जैसा कि अनुभवी पाठक और जो लोग सीपीयू समाचार का बारीकी से पालन करते हैं, वे जल्दी से महसूस करेंगे, इंटेल ने भारी समझौता किया है।

इंटेल रॉकेट लेक सीपीयू में उच्च आईपीसी लाभ के लिए लोअर कोर काउंट की सुविधा है?

यह पहले बताया गया है कि 'रॉकेट लेक-एस' सिलिकॉन में 8 सीपीयू कोर हैं। यहां तक ​​कि इस CPU के पूर्ववर्ती, 'धूमकेतु झील-एस', 10 कोर तक का खेल था। यह काफी हद तक एक कदम है, खासकर यह विचार करने के बाद कि ये सीपीयू अभी भी 14nm निर्माण प्रक्रिया पर उत्पादित किए जा रहे हैं। हालांकि, इंटेल का कहना है कि कम कोर की गिनती ने कंपनी को कुछ आवश्यक आईपीसी लाभ प्राप्त करने में मदद की।

इंटेल का रॉकेट लेक-एस सीपीयू 'स्काईलेक' के बाद से इंटेल प्लेटफॉर्म पर इंटेल का पहला प्रमुख आईपीसी उत्थान हो सकता है। हालांकि, यह स्पष्ट नहीं है कि ये सीपीयू, जो अभी भी 14nm प्रक्रिया पर निर्मित हो रहे हैं, उपभोक्ताओं द्वारा प्राप्त किए जाते हैं।

यह स्पष्ट रूप से स्पष्ट है कि यह इंटेल है जिसे अपने मुख्य प्रतिद्वंद्वी एएमडी के साथ कैच-अप खेलना है। Ryzen और थ्रेडिवर CPUs, साथ ही उत्सुकता से प्रत्याशित 'मिलान' यह सुनिश्चित करने में मदद कर सकता है कि AMD दौड़ की अगुवाई करता रहे कुछ समय के लिए उच्च अंत सीपीयू

टैग इंटेल